本文经超能网授权转载,其它媒体转载请经超能网同意。
在Hot Chips大会上,PCI-SIG表示将在2017年底之前批准新规范,这个规范将由0.9版本更新为1.0版本。前3代PCI-E的更新周期大约为3到4年,PCI-E3.0的首次亮相是2010年,待PCI-E 4.0的发布已经过去了7年之多。
PCI-SIG将长达7年的升级周期归咎于行业发展的停滞不前,PCI-E 3.0带宽足以应付目前的存储,网络,显卡和其他设备的数据吞吐量需求。但讽刺是,过去两年内人工智能发展有了一个较大的飞跃,导致目前的PCI-E 3.0吞吐量不足,存储设备也使用NVMe协议,走的全是PCI-E通道,网络带宽也有了更高的速度,使得PCI-E 3.0的带宽捉襟见肘。
PCI-SIG已经表示年底前正式版的PCI-E 4.0将会公布,PCI-E 4.0特性已经完成,即将进入IP复审阶段。目前已经有一些厂商推出了16GT/s的控制器,但是PCI-E 4.0规范却是0.9版本,离最终的1.0版本仍有差距。
PCI-SIG还表示,他们正在加速开发和反馈过程,同时简化早期规范修订版本,以此缩短发布日期。而PCI-E 4.0其实是一个过渡版本,因为PCI-SIG将在2019年推出速度翻倍的PCI-E 5.0规范,现在PCI-E 5.0规范已经修订到0.3版本,预计在今年第四季度公布。
目前PCI-E 4.0带宽为64GB/s,PCI-E 5.0将会达到128GB/s,这两个PCI-E版本依然是使用PCI-E3.0的128b/130b标准编码方案,这种方案将节省20%的研发费用,再进一步编码还能减少1.5%的开销。
PCI-SIG定义了规范,但组织无法决定让终端产品什么时候上市,而AMD和Intel才是PCI-E 4.0主要的驱动者,2020年AMD平台就会使用上PCI-E 4.0,Intel也正在加紧部署他们的傲腾硬盘战略。