以英特尔前CEO戈登摩尔命名的摩尔定律,是指集成电路中的晶体管数量每两年翻一番。55年来,半导体行业一直用摩尔定律来制定路线图和研发目标。
为延续摩尔定律、实现芯片小型化,55年间新技术不断涌现,但从历史上看,晶圆的光掩模限制了单个芯片的最大尺寸,芯片制造商和设计人员不得不用多个芯片来完成提供的功能。
很多情况下,甚至是多个芯片提供相同的功能,就像是处理器的内核和内存模块那样。
之前一直在用的SoC(片上系统)技术可以组合不同的模块,模块之间通信速度更快的同时,功耗更低、密度更高,而且成本更低。
但近年来,先进制造节点的成本增加,削弱了SoC技术在成本上的优势。
在最新的台积电2021开放创新平台活动上,Alchip Technologies研发副总裁James Huang表示Chiplet“小芯片”和先进的封装技术,可以提供比单个SoC更有竞争力的成本结构,同时保持接近的性能和功耗。
其引用了两项对小芯片/封装发展至关重要的技术:一项是台积电的 3DFabric和CoWos组合技术,另一项是Alchip的APLink die-to-die (D2D) I/0技术。
Chiplet“小芯片”技术,顾名思义,就是用多个小芯片封装在一起,用die-to-die内部互联技术,组成异构System in Packages( SiPs)芯片。而更小的芯片单体,可以提高每片晶圆的利用率,从而降低成本。
但为了维持摩尔定律,Chiplet“小芯片”技术还需要提供与SoC技术接近的性能,需要AIchip的APLink D2D I/0技术支撑多个小芯片之间的高速数据流。
APlink 1.0使用的是台积电的12nm工艺,速度是1Gbps;APlink 2.0用的是7nm工艺,速度是4Gbps;正在测试的APLink 3.0已经有16Gbps的速度。
根据路线图,即将推出的APLink 4.0会采用3nm D2D工艺。
APlink 4.0 IP 将支持北/南、东/西方向和对称式PHY对齐,以尽量减少D2D线长,其互连拓扑的I/O总线会用标准的内核电压,PHY宏的速度将达到12Tbps,每条DQ的速度达到16Gbps,且只有5纳秒延迟 。
Chiplet“小芯片”技术涉及封装、EDA、芯片架构设计等多个领域,也有机会重构半导体产业链,但最后落地的关键是商业模式,Chiplet“小芯片”还需要点时间来证明自己。
- 最热文章
- 1微博突然崩了:热搜消失阅读:163493
- 2第四例艾滋病治愈者出现!17个月未复发阅读:100165
- 3女子直播间抽中免单被禁言拉黑 商家回应无语:网友怒了阅读:96541
- 4国产新片上映3天:票房破了9亿阅读:75138
- 5狗子陪主人排队做核酸抖成电动臀 紧张吓到腿抖:画面有趣阅读:57084
- 6二舅视频涉内容虚构被撤销 作者坚称真实:揭秘后行为无耻阅读:52836
- 7又一车企宣称电池“永不起火”!专家:电池没有绝对安全阅读:51267
- 8iPhone 13赢麻了!苹果手机卖爆:打破10年纪录阅读:49535
- 9苹果一天之内占据四个微博热搜:iPhone 14为何这么火?阅读:45822
- 10iPhone 14或无mini版本引热议:苹果在小屏机上败了!阅读:39392
- 关注我们
-
微博:快科技官方
快科技(原驱动之家)官方微博 -
今日头条:快科技
带来硬件软件、手机数码最快资讯! -
抖音:快科技mydrivers
科技快讯、手机开箱、产品体验、应用推荐...